طراحی مدارات باند پایهی یک گیرنده کم توان برای سرویس مخابراتی ادوات پزشکی قابل کاشت
نام نخستين پديدآور
فرهاد مریخی خسروشاهی
وضعیت نشر و پخش و غیره
نام ناشر، پخش کننده و غيره
برق و کامپیوتر
تاریخ نشرو بخش و غیره
۱۴۰۱
مشخصات ظاهری
نام خاص و کميت اثر
۸۳ص.
مواد همراه اثر
سی دی
یادداشتهای مربوط به پایان نامه ها
جزئيات پايان نامه و نوع درجه آن
کارشناسی ارشد
نظم درجات
مهندسی برق گرایش مدارهای مجتمع الکترونیک
زمان اعطا مدرک
۱۴۰۱/۰۶/۲۸
یادداشتهای مربوط به خلاصه یا چکیده
متن يادداشت
در این پژوهش، مدارات باند پایه و بخشی از بلوکهای قسمت جلودار یک گیرنده کم توان برای سرویس مخابراتی ادوات قابل کاشت در بدن منطبق بر استاندارد IEEE802.15.6 طراحی و شبیهسازی شده است. زنجیره بلوکهای کار شده در این رساله شامل بلوک تنظیمکننده بهره ولتاژ، بافر دیفرانسیل به تک سر، آشکارساز توان و مقایسهکننده میباشد. در این پروژه برای دستیابی به سه بهره مختلف به جای استفاده از سه مسیر متفاوت، یک سلول تنظیمکننده بهره ولتاژ دیجیتالی که بر روی آن تکنیکهای افزایش پهنای باند انجام گرفته، پیشنهاد شده است که منجر به کاهش توان مصرفی گردیده است.تمامی مدارات با نرم افزار Cadence Spectre RF و در تکنولوژی فایل TSMC CMOS طراحی و شبیهسازی شدهاند. ساختار طراحی شده در فرکانس کاری MICS و در بدترین حالت به عدد نویز 16.8dB و IIP3 برابر با -30.9dBm دست یافته است. تنظیمکننده بهره ولتاژ پیشنهادی قابلیت تولید بهرههای 10dB، 20dB و 30dB را دارا میباشد. توان مصرفی تنظیمکننده بهره ولتاژ برابر با 1.87mW و توان مصرفی کل ساختار برابر با 2.66mW میباشد.
متن يادداشت
In this research, the baseband circuits and part of the front-end blocks of a low-power receiver for the telecommunication service of implantable devices in the body according to the IEEE802.15.6 standard have been designed and simulated. The chain of blocks worked in this treatise includes varriable gain amplifier, differential to single-ended buffer, envelope detector and comparator. In this project, to achieve three different gains instead of using three different paths, a digital varriable gain amplifier cell has been proposed on which bandwidth increasing techniques have been performed, which has led to a reduction in power consumption.All circuits are designed and simulated with Cadence Specter RF software and TSMC CMOS file technology. The designed structure at the MICS working frequency and in the worst case has achieved a noise figure of 16.8dB and IIP3 equal to -30.9dBm. The proposed variable gain amplifier has the ability to produce gains of 10dB, 20dB and 30dB. The power consumption of the voltage gain regulator is equal to 1.87mW and the power consumption of the whole structure is equal to 2.66mW.
عنوانهای گونه گون دیگر
عنوان گونه گون
Design of Baseband Circuits of a Low-Power Receiver for Medical Implant Communication Service
نام شخص به منزله سر شناسه - (مسئولیت معنوی درجه اول )