طراحی بخش Hold & Sample یک مبدل آنالوگ به دیجیتال Pipeline با نرخ نمونه برداری ۳۰۰MSPS ده بیتی در تکنولوژیCMOS ۰.۱۸ m
نام نخستين پديدآور
/مهدی خنتان
وضعیت نشر و پخش و غیره
نام ناشر، پخش کننده و غيره
: دانشکده مهندسی برق و کامپیوتر
مشخصات ظاهری
نام خاص و کميت اثر
۸۷ص
یادداشتهای مربوط به نشر، بخش و غیره
متن يادداشت
چاپی
یادداشتهای مربوط به پایان نامه ها
جزئيات پايان نامه و نوع درجه آن
کارشناسی ارشد
نظم درجات
رشته مهندسی برق الکترونیک
زمان اعطا مدرک
۱۳۹۱/۱۱/۲۵
کسي که مدرک را اعطا کرده
تبریز
یادداشتهای مربوط به خلاصه یا چکیده
متن يادداشت
.From the first days of digital electronics there was a question that how we can convert world's analog signals to digital and vice versa. So the idea of having ADCs and DACs with different kinds of architectures proposed. It seems that till the life time of digital processing we would need to improve ADCs and DACs. Since the entire world's natural signals are analog, we need ADCs to convert them to digital and then after processing we need to convert them back to analog with DACsm CMOS. For this sampling rate and accuracy, an open loop sampling circuit with a new method in reducing clock feed through effects is proposed. Simulation results demonstrate a minimum linearity of 11.12 bits and 68.7dB SNDR in Nyquist rate input
موضوع (اسم عام یاعبارت اسمی عام)
موضوع مستند نشده
.ycarucca dna deeps rehgih htiw sCDA ot eveihca ot dlrow cinortcele s'yadot ni deen gib a s'ti oS .sCDA ycarucca dna deeps rehgih no hcraeser ot sreenigne ngised tiucric egaruocne CDA ycarucca hgih dna deeps hgih rof sdnamed gnisaercnI
نام شخص به منزله سر شناسه - (مسئولیت معنوی درجه اول )
مستند نام اشخاص تاييد نشده
خنتان، مهدی
نام شخص - ( مسئولیت معنوی درجه دوم )
مستند نام اشخاص تاييد نشده
.latigid ot langis golana taht fo ecnasrevnoc eht litnu ti sdloh dna langis tupni eht selpmas tI .CDA enilepip a fo kcolb tsrif eht si dloH dna elpmaS