طراحی و پیاده سازی یک سنتز کننده فرکانس مستقیم دیجیتالی
General Material Designation
[پایاننامه]
First Statement of Responsibility
/عنایتاله سعیدی
.PUBLICATION, DISTRIBUTION, ETC
Name of Publisher, Distributor, etc.
: مهندسی برق
Date of Publication, Distribution, etc.
، ۱۳۹۶
PHYSICAL DESCRIPTION
Specific Material Designation and Extent of Item
۱۰۱ ص
NOTES PERTAINING TO PUBLICATION, DISTRIBUTION, ETC.
Text of Note
چاپی - الکترونیکی
INTERNAL BIBLIOGRAPHIES/INDEXES NOTE
Text of Note
کتابنامه در آخر پایان نامه
DISSERTATION (THESIS) NOTE
Dissertation or thesis details and type of degree
کارشناسی ارشد
Discipline of degree
مدارهای مجتمع آنالوگ
Date of degree
۱۳۹۶/۱۲/۰۰
Body granting the degree
صنعتی سهند
SUMMARY OR ABSTRACT
Text of Note
امروزه موجهای مثلثاتی آنالوگ در سیستم های ارتباطی ،مخابراتی و الکترونیکی نقش بسیار مهمی را ایفا می کنند. این موج ها را می توان از راه های مختلف با استفاده از مدارات دیجیتال و آنالوگ ساخت. یکی از راه های ساخت این مدارات در حوزه دیجیتال ،استفاده از مدار DDS می باشد. سیستم DDS با وپژگیهایی همچون کنترل دقیق فرکانس ،نویز فاز کم ، SFDRبالا ،سرعت سوئیچینگ سریع ، خلوص طیفی بسیار خوب وگام های دقیق فرکانسی حتی زیر یک هرتز و...خود را از سایر مدارهای تولید موج آنالوگ جدا کرده است .البته ناگفته نماند در فرکانس های خیلی بالا کارایی خود را از دست می دهد ولی در فرکانس های پایین و میانی ابزار قدرتمندی در این زمینه بشمار می رود. مشابه کار DDS را در حوزه آنالوگ PLL انجام می دهد. مدار DDS از یک کلمه کنترل فرکانس ،اکومولاتور فاز ،LUTو یک DAC تشکیل شده است. مساحت در تراشههای الکترونیکی بسیار مهم است یکی از عواملی که باعث زیاد شدن مساحت DDS می شود ، LUTمی باشد. پس باید با روش هایی این حجم ROM را کم کرد یکی از این تکنیک ها ، interpolation می باشد که با تقریب موج سینوسی ،تولید موج آنالوگ می کند و حجم ROM یا همان LUT را کم میکند در این پایان نامه از روش ،درونیابی استفاده شده است. این مدار را هم در نرم افزار سیمولینک پیاده سازی کردیم و هم در عمل با استفاه از تراشه FPGA این موج را ساختهایم .و در سیمولینک نزدیک به ۹۰دسی بل ، SFDRبدست آمد و در عمل نزدیک به ۵۷ دسی بل SFDR از موج آنالوگ گرفتیم
TOPICAL NAME USED AS SUBJECT
DAC
FPGA
interpolation
PLL
DDS
PERSONAL NAME - PRIMARY RESPONSIBILITY
سعیدی، عنایتاله
PERSONAL NAME - SECONDARY RESPONSIBILITY
نجفی اقدم، اسماعیل، استاد راهنما
فرجی، حسن، استاد راهنما
ORIGINATING SOURCE
Country
ایران
Date of Transaction
20230809
LOCATION AND CALL NUMBER
Call Number
برق،۱۰۴۳۸،۱۳۹۶
ELECTRONIC LOCATION AND ACCESS
Host name
یلاتیجید میقتسم سناکرف هدننک زتنس کی یزاس هدایپ و یحارط.pdf