• صفحه اصلی
  • جستجوی پیشرفته
  • فهرست کتابخانه ها
  • درباره پایگاه
  • ارتباط با ما
  • تاریخچه
  • ورود / ثبت نام

عنوان
طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال‮‭Bit - Pipeline ۱۲‬جهت رسیدن به نرخ نمونه‌برداری ‮‭۲۰۰MS/s‬ در تکنولوژی‮‭CMOS ۰.۳۵‬ m

پدید آورنده
/ایمان سلامی فرد

موضوع
Systematic Design,12-Bit Pipeline ADC,200MS/s,CMOS 0.35m,OpAmp DC Gain,Close Loop Error

رده

کتابخانه
کتابخانه مرکزی و مرکز اسناد و انتشارات دانشگاه تبریز

محل استقرار
استان: آذربایجان شرقی ـ شهر: تبریز

کتابخانه مرکزی و مرکز اسناد و انتشارات دانشگاه تبریز

تماس با کتابخانه : 04133294120-04133294118

شماره کتابشناسی ملی

شماره
‭۵۱۷۹پ‬

زبان اثر

زبان متن نوشتاري يا گفتاري و مانند آن
per

عنوان و نام پديدآور

عنوان اصلي
طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال‮‭Bit - Pipeline ۱۲‬جهت رسیدن به نرخ نمونه‌برداری ‮‭۲۰۰MS/s‬ در تکنولوژی‮‭CMOS ۰.۳۵‬ m
نام نخستين پديدآور
/ایمان سلامی فرد

وضعیت نشر و پخش و غیره

نام ناشر، پخش کننده و غيره
دانشگاه تبریز: دانشکده مهندسی برق و کامپیوتر، گروه الکترونیک

مشخصات ظاهری

نام خاص و کميت اثر
‮‭۹۷‬ص‬

یادداشتهای مربوط به نشر، بخش و غیره

متن يادداشت
چاپی

یادداشتهای مربوط به پایان نامه ها

جزئيات پايان نامه و نوع درجه آن
کارشناسی ارشد
نظم درجات
برق الکترونیک
زمان اعطا مدرک
‮‭۱۳۸۸/۱۱/۲۵‬
کسي که مدرک را اعطا کرده
دانشگاه تبریز: دانشکده مهندسی برق و کامپیوتر، گروه الکترونیک

یادداشتهای مربوط به خلاصه یا چکیده

متن يادداشت
مبدل‌صهای آنالوگ به دیجیتال، پلی هستند جهت ارتباط جهان آنالوگ و سیستم‌صهای دیجیتال .افزایش روز افزون کاربرد مبدل‌صهای آنالوگ به دیجیتال، باعث شده تا اکثر محققین‍ زمینه طراحی مدار، تلاش خود را در راه دستیابی به مبدل‌صهایی با سرعت و دقت بالا قرارصدهند .در این میان تکنولوژی ‮‭CMOS‬ و نیز روش ‮‭Pipeline‬ این امکان را می‌صدهند تا با مصرف توان کم و هزینه ساخت کمتر به سرعت و دقت بالاتر دست یافت.یک مرور گذرا بر کارهای انجام شده نشان می‌صدهد که از ساختارهای متفاوتی برای پیاده‌صسازی مبدل آنالوگ به دیجیتال ‮‭Pipeline‬ استفاده شده، که هرکدام به نوبه خود محاسن و معایبی دارند .مشکل‌صترین قسمت طراحی مبدل آنالوگ به دیجیتال ‮‭Pipeline‬ مربوط به طراحی طبقات اولیه می‌صشود .بطوریکه می‌صتوان گفت که دقت طبقه اول، دقت کل مبدل را تعیین می‌صکند .چیزی که در همه طراحی‌صهای انجام شده تا به حال مشترک می‌صباشد، ‮‭DC Gain‬ بالا برای آپ‌صامپ بکار رفته در ‮‭MDAC‬ است) البته در مواردی که از کالیبراسیون استفاده شده، الزامی به بالا بردن بهره حلقه باز آپ‌صامپ دیده نمی‌صشود .(همانطور که می‌صدانید با زیاد کردن بهره ‮‭DC‬ در آپ‌صامپ، سایر مشخصات آن بدتر خواهد شد که از آن جمله می‌صتوان به ‮‭Setteling Time‬ و پهنای باند اشاره کرد که تاثیر مستقیمی در سرعت کار آپ‌صامپ و در نتیجه ‮‭MDAC‬ خواهند داشت و هرچه ‮‭MDAC‬ سریعتری داشته باشیم، سرعت کل ‮‭ADC‬ بالاتر می‌صرود.هدف از انجام این پایان‌صنامه یافتن راهی است که بدون نیاز به کالیبراسیون، احتیاج به بهره حلقه باز بالای آپ-امپ را در مبدل آنالوگ به دیجیتال ‮‭Pipeline‬ تا جای ممکن کاهش دهیم .این پایان‌صنامه در راستای طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال‮‭Bit- Pipeline ۱۲‬، برای رسیدن به نرخ نمونه‌صبرداری ‮‭۲۰۰MS/s‬ در فناوری ‮‭CMOS ۰.۳۵‬ ‮‭m‬انجام گرفته است.
متن يادداشت
ADC's are links between analog World and digital systems . Increasing use of the adc's , encourages IC designer to achieve converters with high speed and accuracy. CMOS technology and Pipeline method Provide opportunities to achieve high speed and accuracy with low power consumption and low cost .A review of works done shows that different structures for implementation ADC's have used , which every one have advantages and disadvantages. The most difficult part of pipeline ADC design is related to initial blocks, so that the accuracy of first stage determine the accuracy of ADC. The important case in all design is an op-amp with high DC-gain used in MDAC. As you know, with increasing the gain of op-amp the Other specifications such as Setteling Time and bandwidth will be worse, so that will affect on speed of op-amp and MDAC. The aim of this letter is finding the way without calibration to reduce the need of high DC Gain op-amp. This letter has performed toward the design of an appropriate system for 200MS/s 12-bit pipeline ADC in CMOS 0.35 m technology.

موضوع (اسم عام یاعبارت اسمی عام)

موضوع مستند نشده
Systematic Design
موضوع مستند نشده
12-Bit Pipeline ADC
موضوع مستند نشده
200MS/s
موضوع مستند نشده
CMOS 0.35m
موضوع مستند نشده
OpAmp DC Gain
موضوع مستند نشده
Close Loop Error

نام شخص به منزله سر شناسه - (مسئولیت معنوی درجه اول )

مستند نام اشخاص تاييد نشده
سلامی فرد، ایمان

نام شخص - ( مسئولیت معنوی درجه دوم )

مستند نام اشخاص تاييد نشده
دایی کوزه کنانی، ضیاءالدین، استادراهنما
مستند نام اشخاص تاييد نشده
صبحی، جعفر، استادراهنما
مستند نام اشخاص تاييد نشده
رستمی، علی، استادمشاور

دسترسی و محل الکترونیکی

يادداشت عمومي
سیاه و سفید

وضعیت فهرست نویسی

وضعیت فهرست نویسی
نمایه‌سازی قبلی

پیشنهاد / گزارش اشکال

اخطار! اطلاعات را با دقت وارد کنید
ارسال انصراف
این پایگاه با مشارکت موسسه علمی - فرهنگی دارالحدیث و مرکز تحقیقات کامپیوتری علوم اسلامی (نور) اداره می شود
مسئولیت صحت اطلاعات بر عهده کتابخانه ها و حقوق معنوی اطلاعات نیز متعلق به آنها است
برترین جستجوگر - پنجمین جشنواره رسانه های دیجیتال