طراحی بلوک MDAC مناسب برای طبقه اول مبدل خط لوله ای ۱۰ بیتی با نرخ نمونه-برداری ۳۰۰MS/s در تکنولوژیCMOS ۱۸۰nm
نام نخستين پديدآور
/اسلام قربانی
وضعیت نشر و پخش و غیره
نام ناشر، پخش کننده و غيره
: دانشکده مهندسی برق و کامپیوتر
مشخصات ظاهری
نام خاص و کميت اثر
۸۶ص
یادداشتهای مربوط به نشر، بخش و غیره
متن يادداشت
چاپی
یادداشتهای مربوط به پایان نامه ها
جزئيات پايان نامه و نوع درجه آن
کارشناسی ارشد
نظم درجات
در رشته برق الکترونیک
زمان اعطا مدرک
۱۳۹۱/۱۱/۲۵
کسي که مدرک را اعطا کرده
تبریز
یادداشتهای مربوط به خلاصه یا چکیده
متن يادداشت
در این پایان نامه سیستم MDAC ای را که خطینگی لازم برای کار در طبقه اول یک مبدل آنالوگ به دیجیتال خط لوله ای را داشته باشد، طراحی شده است .ماکزیمم سرعت نمونه برداری در آن سیصد میلیون نمونه در ثانیه است و رزولوشن مبدل خط لوله ای این MDAC ده بیت می باشد .طبقه اول این مبدل دو بیت تولید خواهد کرد که نیم بیت از آن برای تصحیح خطای دیجیتالی استفاده می شود .پس MDAC مورد نظر با ساختار ۱.۵ بیتی طراحی شده است .همچنین خطای دیجیتالی بهره محدود تقویت کننده را با استفاده از تنظیم نسبت خازنهای فیدبک اصلاح کرده ایم .در این روش خطای بهره حلقه باز باید تغییرات محدودی داشته باشد تا خطینگی بلوک MDAC کم نشود .بنابراین طراحی تقویت کننده با خطای بهره محدود حلقه باز یکی از چالش های مورد نظر در این پایان نامه است .برای طراحی از تکنولوژی ۱۸۰nm CMOS استفاده شده است که شبیه سازیهای مدار در محیط HSpice صورت گرفته است.
متن يادداشت
Amp with limited open loop gain error is the main challenge of this thesis. 180nm CMOS technology is utilized in all design procedures and the simulation of the circuit is done by HSpice tool-In this work a MDAC system is designed which can satisfy the required linearity to work in the first stage of pipeline ADC. The maximum sampling rate is 300 MS/s and the presented MDAC is designed for pipeline ADC with 10 bits resolution. At the first stage of the pipeline ADC generates two bits out of ten, reserving half a bit to be used for digital error correction. Therefore MDAC is designed in 1.5 bit structure. In addition to that, we have corrected the amplifier limited open loop gain error by adjusting the ratio of feedback capacitors. In this method for the open loop gain error a legal variation is required to avoid linearity reduction of MDAC. Hence designing an Op
نام شخص به منزله سر شناسه - (مسئولیت معنوی درجه اول )