طراحی و پیادهصسازی اکولایزر MDFE با زبان VHDL و به کمک مدارات مجتمعFPGA
نام نخستين پديدآور
/غلامرضا خادم وطن
وضعیت نشر و پخش و غیره
نام ناشر، پخش کننده و غيره
دانشگاهتبریز: دانشکده مهندسی برق و کامپیوتر
مشخصات ظاهری
نام خاص و کميت اثر
۱۵۴ص
یادداشتهای مربوط به نشر، بخش و غیره
متن يادداشت
چاپی
یادداشتهای مربوط به مندرجات
متن يادداشت
فاقداطلاعات کامل
یادداشتهای مربوط به پایان نامه ها
جزئيات پايان نامه و نوع درجه آن
کارشناسی ارشد
نظم درجات
برق گرایش الکترونیک
کسي که مدرک را اعطا کرده
دانشگاهتبریز: دانشکده مهندسی برق و کامپیوتر
یادداشتهای مربوط به خلاصه یا چکیده
متن يادداشت
پیشرفت سریع سیستمهای مخابرات دیجیتال و نیاز به افزایش نرخ داده های قابل ارسال از طریق محیطهای مختلف، جبرانسازی اثرات نامطلوب این کانالها بر روی سیگنال ارسالی را لازم می-نماید .امروزه صنعت ذخیرهصسازی مغناطیسی نیز در جهتی حرکت میصکند که بتواند دیتاهایی با چگالی بالا را در فضایی کمتر ذخیره نماید و برای این کار از تکنیکصهای مدرنی بهره میصگیرد ولی از آنجا که این کار موجب بروز اثرات نامطلوبی مانند ISI برروی دیتاهای ضبط شده میصگردد، لذا همگام با پیشرفت این صنعت ملزم به استفاده از روشهایی برای جبرانسازی این اثرات مخرب هستیم .در این پایان نامه ضمن مرور کوتاهی بر مفاهیم مقدماتی جبرانسازی و بررسی انواع روشهای بکار گرفته شده در آنها، یک اکولایزر MDFE که در صنعت ذخیره سازی مغناطیسی کاربرد دارد را طراحی کرده و سپس قسمتDFE ی آنرا به صورت سخت افزاری بر روی مدارات مجتمع FPGA پیاده سازی کردهصایم .در طرح انجام شده با استفاده از ساختار LUT و تکنیکصهایی مانند LOOKAHEAD سرعت انجام پردازش برای محاسبه بیت تصمیم افزایش داده میصشود .پیاده سازی این طرح بر روی مدارات مجتمع FPGA که از مزایا و برتریهای انعطاف پذیری و هزینه کمتر برخوردار هستند از سایر امتیازات این طرح میصباشد .در انتها نیز پیشنهاداتی برای افزایش سرعت پردازش در محاسبه بیت تصمیم و بهینه سازی زمانی ارائه داده و نتایج آنرا با نتیجه بدست آمده از طرح اصلی مقایسه کردهایم.
متن يادداشت
Regarding the fast progresses in digital communication systems and the tendency for enhancing the achievable data rate via various medias, it is necessary to equalize undesirable effects over these medias. One of the current aims of the magnetic data recording technologies is to increase the recordable amount of data in a less space, through advanced techniques. However, this will lead to some inappropriate effects such as ISI on the recorded data. Hence as these technologies develop, it is advantageous to use new approaches to equalize these unwanted effects. In this thesis, in addition to a brief survey about basic equalizing concepts and a review of previously used approaches, a MDFE equalizer has been designed that is applicable in magnetic data recording, and also the DFE module is implemented on an appropriate FPGA device. In this design, the improvement in speed of processing is made possible with the application of look-ahead technique and LUT structure. We have implemented this design on FPGA's device that have advantages such as flexibility and less cost. We have also ended this thesis with suggestions about increasing speed of processing in calculation of decision bit and timing optimization
موضوع (اسم عام یاعبارت اسمی عام)
موضوع مستند نشده
Equalizer
موضوع مستند نشده
Data Rate
موضوع مستند نشده
Equalization
موضوع مستند نشده
Decision bit
موضوع مستند نشده
VHDL
موضوع مستند نشده
FPGA
موضوع مستند نشده
ISI
موضوع مستند نشده
DFE
موضوع مستند نشده
LUT
موضوع مستند نشده
Look-Ahead
موضوع مستند نشده
MDFE (Multi-Level Decision Feedback Equalizer
نام شخص به منزله سر شناسه - (مسئولیت معنوی درجه اول )