نمایش منو
صفحه اصلی
جستجوی پیشرفته
فهرست کتابخانه ها
درباره پایگاه
ارتباط با ما
تاریخچه
ورود / ثبت نام
عنوان
#پیادهسازی الگوریتمهای پردازش تصویر بر روی FPGA
پدید آورنده
موضوع
#FPGA,#VHDL,#پردازش تصویر
رده
کتابخانه
كتابخانه مركزی و مركز اطلاع رسانی دانشگاه شاهد
محل استقرار
استان:
تهران
ـ شهر:
تهران
تماس با کتابخانه :
51214110
-
021
شناسگر مقاله
شناسگر مقاله
پ۵۹۴۷#
کد سيستم
#۳۹،ک
عنوان و نام پديدآور
عنوان اصلي
#پیادهسازی الگوریتمهای پردازش تصویر بر روی FPGA
مشخصات ظاهری
نام خاص و کميت اثر
#۹۰ص.
نام خاص و کميت اثر
1
یادداشتهای مربوط به نمایه ها، چکیده ها و منابع اثر
يادداشت هاي مربوط به نمايه ها، چکيده ها و منابع
#هدف پروژه ایجاد سختافزاری مناسب برای اجرای سریع الگوریتمهای پردازش تصویر میباشد .برای انجام این پروژه به الگوریتمهای پایهای پردازش تصویر از جمله ارتقای تصویر با روشهای پردازش نقطهای( آستانهگیری، تصاویر منفی و بخشبندی سطح خاکستری)، روشهای میدان مکان( فیلترهای آرامکننده، فیلتر میانهای و فیلترهای بالاگذر)، عملگر کانولوشن و الگوریتمهای آشکارسازی ناپیوستگیها( آشکارسازی خط و آشکارسازی لبه با روشهای سوبل، لاپلاسین و پرویت )پرداخته شده است .برای پیادهسازی بر رویFPGA ، زبان توصیف سختافزار VHDL انتخاب شده است .تکنولوژی FPGA یک سختافزار مناسب جهت پیادهسازی و اجرای سریع الگوریتمهای پردازش تصویر در سیستمهای بلادرنگ میباشد .با توجه به همهمنظوره بودن کامپیوترهای شخصی، اجرای الگوریتمهای پردازش تصویر در محیطهای نرمافزاری باعث کاهش کارایی این الگوریتمها شده و زمان اجرا را افزایش میدهد، و این موارد برای سیستم بلادرنگ در حوزه پردازشتصویر که به سرعت بالا برای پردازش و تصمیمگیری نیاز دارد، مولفه مناسبی نمیباشد .همچنین پیادهسازی سختافزاری در مقابل نرمافزار، از سرعت اجرای بالاتری برخوردار است .برنامه MATLAB برای تعریف، پیادهسازی نرمافزاری و مقایسه با نتایج سختافزاری استفاده شده است .همچنین توسط برنامه MATLAB فایل تصویری به یک فایل باینری تبدیل شده و توسط نرمافزار شبیهساز ModelSim برای اجرای پردازشهای موجود استفاده میشود .همچنین با استفاده از عملیات خواندن-نوشتن فایل در VHDL که تنها در مرحله شبیهسازی و نه سنتز به کار میرود، تصویر پردازش شده خروجی را در فایل باینری نوشته و مجددا توسط برنامه MATLAB به فایل تصویری تبدیل خواهد شد .در نتیجه این کار امکان مقایسه نتایج هر دو روش نیز امکان پذیر میباشد .در نتیجه تصویر برای پردازش از یک کامپیوتر وارد FPGA می شود که میتوان سیستم OffLine این پروژه را در پروژههای بعدی به صورت بلادرنگ پیادهسازی کرد .
یادداشتهای مربوط به پایان نامه ها
کسي که مدرک را اعطا کرده
شاهد
موضوع (اسم عام یاعبارت اسمی عام)
عنصر شناسه ای
#FPGA
عنصر شناسه ای
#VHDL
عنصر شناسه ای
#پردازش تصویر
نام شخص به منزله سر شناسه - (مسئولیت معنوی درجه اول )
ساير عناصر نام
T
پیشنهاد / گزارش اشکال
×
پیشنهاد / گزارش اشکال
×
اخطار!
اطلاعات را با دقت وارد کنید
گزارش خطا
پیشنهاد