• Home
  • Advanced Search
  • Directory of Libraries
  • About lib.ir
  • Contact Us
  • History
  • ورود / ثبت نام

عنوان
طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال‮‭Bit - Pipeline ۱۲‬جهت رسیدن به نرخ نمونه‌برداری ‮‭۲۰۰MS/s‬ در تکنولوژی‮‭CMOS ۰.۳۵‬ m

پدید آورنده
/ایمان سلامی فرد

موضوع
Systematic Design,12-Bit Pipeline ADC,200MS/s,CMOS 0.35m,OpAmp DC Gain,Close Loop Error

رده

کتابخانه
University of Tabriz Library, Documentation and Publication Center

محل استقرار
استان: East Azarbaijan ـ شهر: Tabriz

University of Tabriz Library, Documentation and Publication Center

تماس با کتابخانه : 04133294120-04133294118

NATIONAL BIBLIOGRAPHY NUMBER

Number
‭۵۱۷۹پ‬

LANGUAGE OF THE ITEM

.Language of Text, Soundtrack etc
per

TITLE AND STATEMENT OF RESPONSIBILITY

Title Proper
طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال‮‭Bit - Pipeline ۱۲‬جهت رسیدن به نرخ نمونه‌برداری ‮‭۲۰۰MS/s‬ در تکنولوژی‮‭CMOS ۰.۳۵‬ m
First Statement of Responsibility
/ایمان سلامی فرد

.PUBLICATION, DISTRIBUTION, ETC

Name of Publisher, Distributor, etc.
دانشگاه تبریز: دانشکده مهندسی برق و کامپیوتر، گروه الکترونیک

PHYSICAL DESCRIPTION

Specific Material Designation and Extent of Item
‮‭۹۷‬ص‬

NOTES PERTAINING TO PUBLICATION, DISTRIBUTION, ETC.

Text of Note
چاپی

DISSERTATION (THESIS) NOTE

Dissertation or thesis details and type of degree
کارشناسی ارشد
Discipline of degree
برق الکترونیک
Date of degree
‮‭۱۳۸۸/۱۱/۲۵‬
Body granting the degree
دانشگاه تبریز: دانشکده مهندسی برق و کامپیوتر، گروه الکترونیک

SUMMARY OR ABSTRACT

Text of Note
مبدل‌صهای آنالوگ به دیجیتال، پلی هستند جهت ارتباط جهان آنالوگ و سیستم‌صهای دیجیتال .افزایش روز افزون کاربرد مبدل‌صهای آنالوگ به دیجیتال، باعث شده تا اکثر محققین‍ زمینه طراحی مدار، تلاش خود را در راه دستیابی به مبدل‌صهایی با سرعت و دقت بالا قرارصدهند .در این میان تکنولوژی ‮‭CMOS‬ و نیز روش ‮‭Pipeline‬ این امکان را می‌صدهند تا با مصرف توان کم و هزینه ساخت کمتر به سرعت و دقت بالاتر دست یافت.یک مرور گذرا بر کارهای انجام شده نشان می‌صدهد که از ساختارهای متفاوتی برای پیاده‌صسازی مبدل آنالوگ به دیجیتال ‮‭Pipeline‬ استفاده شده، که هرکدام به نوبه خود محاسن و معایبی دارند .مشکل‌صترین قسمت طراحی مبدل آنالوگ به دیجیتال ‮‭Pipeline‬ مربوط به طراحی طبقات اولیه می‌صشود .بطوریکه می‌صتوان گفت که دقت طبقه اول، دقت کل مبدل را تعیین می‌صکند .چیزی که در همه طراحی‌صهای انجام شده تا به حال مشترک می‌صباشد، ‮‭DC Gain‬ بالا برای آپ‌صامپ بکار رفته در ‮‭MDAC‬ است) البته در مواردی که از کالیبراسیون استفاده شده، الزامی به بالا بردن بهره حلقه باز آپ‌صامپ دیده نمی‌صشود .(همانطور که می‌صدانید با زیاد کردن بهره ‮‭DC‬ در آپ‌صامپ، سایر مشخصات آن بدتر خواهد شد که از آن جمله می‌صتوان به ‮‭Setteling Time‬ و پهنای باند اشاره کرد که تاثیر مستقیمی در سرعت کار آپ‌صامپ و در نتیجه ‮‭MDAC‬ خواهند داشت و هرچه ‮‭MDAC‬ سریعتری داشته باشیم، سرعت کل ‮‭ADC‬ بالاتر می‌صرود.هدف از انجام این پایان‌صنامه یافتن راهی است که بدون نیاز به کالیبراسیون، احتیاج به بهره حلقه باز بالای آپ-امپ را در مبدل آنالوگ به دیجیتال ‮‭Pipeline‬ تا جای ممکن کاهش دهیم .این پایان‌صنامه در راستای طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال‮‭Bit- Pipeline ۱۲‬، برای رسیدن به نرخ نمونه‌صبرداری ‮‭۲۰۰MS/s‬ در فناوری ‮‭CMOS ۰.۳۵‬ ‮‭m‬انجام گرفته است.
Text of Note
ADC's are links between analog World and digital systems . Increasing use of the adc's , encourages IC designer to achieve converters with high speed and accuracy. CMOS technology and Pipeline method Provide opportunities to achieve high speed and accuracy with low power consumption and low cost .A review of works done shows that different structures for implementation ADC's have used , which every one have advantages and disadvantages. The most difficult part of pipeline ADC design is related to initial blocks, so that the accuracy of first stage determine the accuracy of ADC. The important case in all design is an op-amp with high DC-gain used in MDAC. As you know, with increasing the gain of op-amp the Other specifications such as Setteling Time and bandwidth will be worse, so that will affect on speed of op-amp and MDAC. The aim of this letter is finding the way without calibration to reduce the need of high DC Gain op-amp. This letter has performed toward the design of an appropriate system for 200MS/s 12-bit pipeline ADC in CMOS 0.35 m technology.

TOPICAL NAME USED AS SUBJECT

Systematic Design
12-Bit Pipeline ADC
200MS/s
CMOS 0.35m
OpAmp DC Gain
Close Loop Error

PERSONAL NAME - PRIMARY RESPONSIBILITY

سلامی فرد، ایمان

PERSONAL NAME - SECONDARY RESPONSIBILITY

دایی کوزه کنانی، ضیاءالدین، استادراهنما
صبحی، جعفر، استادراهنما
رستمی، علی، استادمشاور

ELECTRONIC LOCATION AND ACCESS

Public note
سیاه و سفید

نمایه‌سازی قبلی

Proposal/Bug Report

Warning! Enter The Information Carefully
Send Cancel
This website is managed by Dar Al-Hadith Scientific-Cultural Institute and Computer Research Center of Islamic Sciences (also known as Noor)
Libraries are responsible for the validity of information, and the spiritual rights of information are reserved for them
Best Searcher - The 5th Digital Media Festival